altissimo 寫:az大不知有何看法
我個人感覺還是有商業氣息在其中就是
(沒看到明確證明+肯定語氣)
雖然不知道那位大大是aa還是fo還是st開頭的(照片用同一張沒有抗議?)
關於那篇文章,其實後面作者還是有針對我的文章做回覆
其實我會回那篇文章
也是覺得該篇作者有一些針對我之前發表過的線材概念作反駁.例如USB,光纖,Jitter
而後來他的說明.我原本是覺得我該說的都在文章說了.所以原本沒有打算再特別回復
如果硬要說
1.相位延遲不等於Jitter
廢話這個誰都知道,但是他還是沒有說為什麼類比線材的電容效應造成的是
每一次都不固定的Jitter而不是相位延遲
如果該線材有一定的電容值,電容顧名思義就是電力的容器
電容充飽電無法容納後就會把過多的電放出去,所以會造成反應的延遲. 而原本完美的方波也會出現略為的斜度
這個斜度基本上依照其電容量是可以計算出的固定數值.
而Jitter, 則是每一次都不固定的亂跳. 例如1秒一個脈衝好了
Jitter的感覺是 1sec 1.005sec 1.9995sec 2.010sec 3.007sec ...
而相位延遲則是 1.01sec 2.01sec 3.01sec 4.01sec ...
該作者第一篇文章用線材的RLC,自以為的推導成Jitter的結果. 這是不具邏輯理論性的
若該左者有實際的量測數據證明線材的C確實會造成Jitter,而且有可以被科學檢證的的多次實驗結果.那我還會比較相信這個說法
你問我有沒有, 我當然沒有. 但是我說的是電學常識. 對方要說線才會造成Jitter則異於現在廣為人知的電子學概念.理應對方要提出證明
2.關於DAC與ASIO的MCLK(Master Clock In)的問題
我自己也有設計過電路, 你不能拆幾個你隨手可及的機板或是以你之前有限的經驗,就來推論所有電路都得要強迫拿USB的12MHZ CLK
能夠達成非同步的方法千百種, 你可以拿一個超強的DSP以100Mhz的ADC來Trace波形,然後以自己的OSC輸出
你說不合成本?當然不合成本不過又不是沒有DAC這樣做, Musiland MD11就是用類似的作法
你也可以用支援DMA的FIFO Buffer Module來實作. 用什麼料號datasheet寫什麼就自己想辦法,德儀貴死人的晶片總會有類似功能的
要不然就旭化成還是Toshiba找找看, Renesas搞不好也有
我想說的重點是,該作者不能以"我接觸過的電路不是這樣做",就擅自推論成"真的不能這樣做"
難道目前所有支援ASIO以及非同步處理的DAC都是玩假的嗎? 你查不到datasheet或是reference board的電路圖難道就代表不能做嗎?
3.最後,用別人沒有硬體工程師的經歷來否定別人的論點.我覺得是很可笑的行為
以上.我實在不想再針對他的文章做任何回應
後面有沒有商業利益我不願揣測. 不過光纖線無法由工作室DIY, 其他各類線材都可以.這或許是大家可以思考的一個地方